Silicon Labs:clock dan buffer PCI Express gen 5 memimpin dalam performa dan daya
Silicon Labs telah memperkenalkan portofolio komprehensif solusi pengaturan waktu yang memberikan kinerja jitter terbaik di kelasnya untuk memenuhi spesifikasi PCI Express 5.0 generasi terbaru dengan margin desain yang signifikan. Keluarga jam frekuensi apa pun Si5332 menghasilkan jam referensi PCIe Gen 5 dengan kinerja jitter 140 fs RMS, mengoptimalkan kinerja PCIe SerDes sambil memenuhi spesifikasi Gen 5 dengan margin. Jam Si5332 menghasilkan kombinasi PCIe dan frekuensi tujuan umum, memungkinkan konsolidasi pohon jam di berbagai aplikasi.
Silicon Labs juga menawarkan generator clock PCIe Si522xx dan keluarga buffer PCIe Si532xx, yang mampu memberikan dua, empat, delapan, atau dua belas output yang sesuai dengan PCIe Gen 1/2/3/4/5, menjadikannya ideal untuk clocking berbagai macam titik akhir PCIe dalam aplikasi pusat data.
Semakin, desain perangkat keras pusat data termasuk kartu antarmuka jaringan (NIC), ekspander bus PCIe, dan akselerator komputasi kinerja tinggi (HPC) menggunakan pasokan daya rendah 1,5 V atau 1,8 V untuk meminimalkan konsumsi daya secara keseluruhan. Didukung dari rel suplai 1,5 – 1,8 V, perangkat Si522xx dan Si532xx adalah jam dan buffer PCIe daya terendah di industri. Driver keluaran Si522xx dan Si532xx memanfaatkan teknologi push-pull high-speed current steering logic (HCSL) yang telah terbukti dari Silicon Labs, yang menghilangkan kebutuhan akan resistor terminasi eksternal yang diperlukan oleh jam PCIe konvensional menggunakan teknologi driver keluaran arus konstan.
Produk jam baru Silicon Labs sepenuhnya sesuai dengan arsitektur PCIe Gen 5 Common Clock, No Spread Referensi Terpisah (SRNS) dan Spread Independen Referensi Terpisah (SRIS). Meskipun PCIe Gen 5 memiliki persyaratan jitter yang lebih ketat, produk baru Silicon Labs tidak memerlukan komponen filter catu daya terpisah, menyederhanakan tata letak PCB sambil memastikan kebisingan tingkat papan tidak menurunkan kinerja jitter jam. Desainer papan dapat dengan mulus memigrasikan desain PCIe Gen 1/2/3/4 yang ada dengan jam Si5332, Si522xx, dan Si532xx yang kompatibel untuk masuk agar dapat dengan mudah meningkatkan desain yang ada guna memanfaatkan antarmuka serial PCIe yang lebih cepat.
Alat jitter jam PCI Express Silicon Labs telah diperbarui untuk menyertakan filter yang diperlukan untuk mengukur jitter jam referensi PCIe Gen 5 secara akurat. Perangkat lunak ini sangat menyederhanakan pengukuran jitter jam PCIe, memastikan filter yang tepat diterapkan seperti yang ditentukan oleh jam umum PCI-SIG Gen 1/2/3/4/5, spesifikasi SRNS dan SRIS sambil memberikan hasil yang mudah dibaca format.